Bài tập lớn môn: Vi xử lý và cấu trúc máy tính

Ngày nay xu hướng số hóa tín hiệu càng được khẳng định rõ nét trong nhiều lĩnh vực :điện tử,tin học,viễn thông,công nghệ thông tin,kỹ thuật điều khiển tự động.vì tín hiệu số có cấu trúc đơn giản,dễ tính toán và xử lý gia công. Việc xử lý , tính toán , điều khiển được thực hiện chủ yếu trên các máy tính PC(hay hệ vi xử lý nói chung).Mỗi hệ vi xử lý nàythường được ghép nối và giao tiếp với nhiều thiết bị ngoại vi khác nha. Mỗi thiết bị làm việc ở môi trường khác nhau cũng như chức năng , nhiệm vụ khác nhau. *Môi trường của thiết bị có thể là : + Điện,điện tử + Cơ,cơ điện tử +Quang điện tử. *Chức năng , nhiệm vụ của thiết bị như : + Thông tin vô tuyến,hữu tuyến. + Kỹ thuật viễn thông. + Rô bốt, máy công cụ,dây truyền sản xuất tự động.

doc29 trang | Chia sẻ: lvbuiluyen | Lượt xem: 5805 | Lượt tải: 1download
Bạn đang xem trước 20 trang tài liệu Bài tập lớn môn: Vi xử lý và cấu trúc máy tính, để xem tài liệu hoàn chỉnh bạn click vào nút DOWNLOAD ở trên
BÀI TẬP LỚN MÔN: VI XỬ LÝ VÀ CẤU TRÚC MÁY TÍNH LỜI GIỚI THIỆU Sự ra đời và phát triển nhanh chóng của kỹ thuật vi điện tử mà đặc trưng là kỹ thuật vi xử lý đã tạo ra một bước ngoặt quan trọng trong sự phát triển của khoa học tính toán, điều khiển và xử lý thông tin. Kỹ thuật vi xử lí đóng một vai trò rất quan trọng trong tất cả các lĩnh vực của cuộc sống và khoa học kỹ thuật, đặc biệt là lĩnh vực Tin học và Tự động hóa. Bộ vi xử lí 8086 – 16-bit là thế hệ tiếp theo sau bộ vi xử lí 8-bit đầu tiên của Intel mang tên Intel-8008. 8086- với những tính chất và sự cải tiến vượt trội, nó đã được sử dụng rộng rãi với rất nhiều ứng dụng trong thực tiễn Đây là lần đầu tiên nhóm em tiếp xúc và làm quen với môn học vi xử lý, cũng như với cách làm bài tập lớn. Chính vị vậy, trong quá trình thực hiện sẽ gặp không ít những sai sót, mong thầy cô bỏ qua và cho nhóm em những nhận xét, ý kiến đóng góp để nhóm em rút kinh nghiệm cho những bài tập lớn sau nay đươc hoàn thiện và đạt kết quả tốt hơn. Tài liệu tham khảo:kỹ thuật vi xử lý(văn thế minh). Nhóm sinh viên thực hiện: Nguyễn Văn Chuyền MSV 1231050120 Đỗ Bá Duy MSV 1231050147 Lê Tất Đại MSV 1231050151 Chúng em xin chân thành cảm ơn! Nhận xét và đóng góp ý kiến của giáo viên ………………………………………………………………………………………………………………………………………………………………………………………… ………………………………………………………………………………………………………………………………………………………………………………………… ………………………………………………………………………………………………………………………………………………………………………………………… ………………………………………………………………………………………………………………………………………………………………………………………… ………………………………………………………………………………………………………………………………………………………………………………………… …………………………………………………………………………………………………………………………………………………………………………………………. ………………………………………………………………………………………………………………………………………………………………………………………… …………………………………………………………………………………………………………………………………………………………………………………………. ………………………………………………………………………………………………………………………………………………………………………………………… ………………………………………………………………………………………………………………………………………………………………………………………… ………………………………………………………………………………………………………………………………………………………………………………………… …………………………………………………………………………………………………………………………………………………………………………………………. ………………………………………………………………………………………………………………………………………………………………………………………… ………………………………………………………………………………………………………………………………………………………………………………………… …………………………………………………………………………………………………………………………………………………………………………………………. ………………………………………………………………………………………………………………………………………………………………………………………… …………………………………………………………………………………………………………………………………………………………………………………………. …………………………………………………………………………………………….. Chúng em xin chân thành cảm ơn! PHỤC LỤC PHẦN II. HỆ VI XỬ LÝ VÀ TỔNG QUAN VI XỬ LÝ CỦA MÁY TÍNH I-TỔNG QUAN CỦA VI XỬ LÝ Ngày nay xu hướng số hóa tín hiệu càng được khẳng định rõ nét trong nhiều lĩnh vực :điện tử,tin học,viễn thông,công nghệ thông tin,kỹ thuật điều khiển tự động...vì tín hiệu số có cấu trúc đơn giản,dễ tính toán và xử lý gia công... Việc xử lý , tính toán , điều khiển được thực hiện chủ yếu trên các máy tính PC(hay hệ vi xử lý nói chung).Mỗi hệ vi xử lý nàythường được ghép nối và giao tiếp với nhiều thiết bị ngoại vi khác nha. Mỗi thiết bị làm việc ở môi trường khác nhau cũng như chức năng , nhiệm vụ khác nhau. *Môi trường của thiết bị có thể là : + Điện,điện tử + Cơ,cơ điện tử +Quang điện tử. *Chức năng , nhiệm vụ của thiết bị như : + Thông tin vô tuyến,hữu tuyến. + Kỹ thuật viễn thông. + Rô bốt, máy công cụ,dây truyền sản xuất tự động. 1. Các hệ đếm và việc mã hóa thông tin 1.1. các hệ đếm 1.1.1. Hệ thập phân (hệ đếm cơ số mười) Trong hệ này ta sử dụng các số trong phạm vi từ 0 đến 9, để biểu diễn các giá trị. Hệ thập phân là một hệ đếm phụ thuộc vị trí , có nghĩa là mỗi chữ số gắn liền vở một lũy thừa 10 với số mũ phụ thuộc vào vị trí của con số trong số được biểu diễn. Ví dụ : 1234=1.103+2.102+3.101+4.100 1.1.2- Hệ nhị phân Trong hệ nhị phân, cơ số đếm là 2 nên chỉ sử dụng hai số 0 và 1 đẻ biể diễn các trị số. Ví dụ : 101011=1.25+0.24+1.23+0.22+1.21+1.25+1.20 1.1.3- Hệ thập lục phân Hệ thập lục phân là hệ đếm cơ số 16 Nên ta thường sử dụng các số từ 0 đến 9 và các chữ cái từ A đến F để biểu diễn các số. Bảng sau chỉ mối quan hệ giữa số hệ thập phân và hệ thập lục phân. Hệ thập phân Hệ thập lục phân Hệ thập phân Hệ thập lục phân 0 0 9 9 1 1 10 A 2 2 11 B 3 3 12 C 4 4 13 D 5 5 14 E 6 6 15 F 7 7 16 10 8 8 17 11 1.2- Chuyển đổi giữa các hệ đếm 1.2.1- chuyển từ hệ nhị phân sang hệ thập phân Ta sử dụng công thức sau : (bnbn-1...b1b0)B=bn*2n+ bn-1*2n-1+...+b121+b0*20 1.2.2- Chuyển từ hệ thập phân sang hệ nhị phân Ta sử dụng phương pháp sau : Lấy số cần chuyển chia cho 2 và ghi nhớ phần dư, tiếp theo lấy thương của phép chia trước đó chia cho 2 và ghi nhớ phần dư... cứ tiếp tục cho đến khi thương bằng 0. kết quả của phép chuyển đổi chính là dãy các số dư lấy theo thứ tự đảo ngược. Ví dụ : Đổi số 25 sang hệ nhị phân . 25 1 25 chia 2 được 12 dư 1 12 0 12 chia 2 được 6 dư 0 6 0 6chia 2 được 3 dư 0 3 1 3 chia 2 được 1 dư 1 1 0 1 1 chia 2 được 0 dư 1 1.3-các phép toán số học 1.3.1- phép cộng Phép cộng tương tự như với các số hệ thập phân theo quy tắc sau : 0+0=0 0+1=1 1+0=1 1+1=0 nhớ 1 1.3.2- phép trừ Phép trừ được thực hiện tương tự như với các số hệ thập phân. 1.3.3- phép nhân Phép nhân được thực hiện tương tự như nhân hai số với hệ thập phân theo quy tắc sau : 0*0=0 0*1=0 1*0=0 1*1=1 2. Các mã thường dùng trong máy tính. 2.1- Mã BCD Dùng để mã hóa các chữ số từ 0 đến 9 trong vi xử lý, PLC... Ví dụ : mã BCD của 5 là 0101,của 9 là 1001… Ta chia mã BCD thành : mã BCD đóng gói và mã BCD không đóng gói. Ví dụ :mã BCD đóng gói của 59 là 0101 1001B,của 62 là 0110 0010B. Mã BCD đóng gói của 5 la 0000 0101B,của 4 là 0000 0100B. 2.2- Mã ASCII Trong bảng mã ASCII tiêu chuẩn người ta sử dụng 7 bit để mã hóa các ký tự thông dụng . như vậy bảng này sẽ có 128 ký tự ứng với mã từ 0 đến 127. Vi dụ : mã ASCII của ‘A’ là 65(01000001) ;của ‘a’ là (01100001) II- CẤU TRÚC CỦA MÁY TÍNH 1- Khái niệm Vi xử lý là một thành phần không thể thiếu của máy tính, ngoài ra để tạo ra một hệ hoàn chỉnh phải cần có các bộ phận khác như bộ nhớ, thiết bị vào/ra như bàn phím,màn hình.. 1.1- Các bộ phậncủa cấu trúc máy tính  : 1.1.1-Bộ vi xử lý (CPU- Central Processin Unit) Đóng vai trò như một bộ não của máy tính. Đây là một vi mạch số với mức độ tích hợp cực lớn, bên trong nó bao gồm nhiều khối chức năng khác nhau như đơn vị số nguyên để thao tác tính toán với các số nguyên,.... Các thông số quan trọng của một bộ vi xử lý : + Tần số làm việc + Độ rộng bus dữ liệu m + Độ rộng bus địa chỉ n 1.1.2 – Bộ nhớ Chia được chia thành RAM và ROM + RAM (Random Access Memory): là bộ nhớ có thể ghi/đọc, có nghĩa là ta có thể đọc thông tin từ bộ nhớ, xóa thông tin cũ trong bộ nhớ hoặc ghi thông tin mới vào bộ nhớ; nội dung thông tin trong RAM sẽ bị mất đi khi bị mất nguồn. + ROM (Read Only Memory) :dùng để chứa các chương trình điều khiển hệ thống như chương trình để kiểm tra các thiết bị mỗi khi bật nguồn, chương trình khởi động máy… Nội dung bên trong ROM không bị mất đi khi bị mất nguồn. 1.1.3- Mạch ghép nối vào/ra Mạch ghép nối vao/ra có nhiệm vụ tạo ra khả năng giao tiếp giữa hệ vi xử lý với thế giới bên ngoài. Bao gồm các thiết bị như : thiết bị vào (bàn phím, chuột, máy quét….).thiết bị ra(màn hình, máy in, …..) 1.1.4- Bus hệ thống Gồm có: + Bus điều khiển:là các đương dây mang các tín hiệu điều khiển hoạt động hoặc phản ánh trạng thái của các khối như /RD, /WR, /INT… + Bus dữ liệu là các đường dây mang số liệu mà vi xử lý đang trao đổi với thiết bị nhớ hoặc thiết bị ra/vào. + Bus địa chỉ : mang thông tin về địa chỉ của ô nhowshay một thiết bị vào/ra. 2- phần cứng và phần mền 2.2.1- Phần cứng Phần cứng (hardware) là thuật ngữ dùng để chỉ toàn bộ những thiết bị cơ khí, điện tử tạo nên máy tính như các ổ đĩa, màn hình,… 2.2.2- Phần mền Phần mền (software) là thuật ngữ dùng để chỉcác chương trình máy tính, nó được thực thi trên phần cứng bằng cách điều khiển sự hoạt động của phần cứng. Các phần mền được chia thành các loại sau: Hệ điều hành như DOS, Windows,…. Trình tiện ích như NC, NU, BKAV,… Chương trình ứng dụng như MS Word, Protel,…… Ngôn ngữ lập trình pascal, C, C++, Java,…. PHẦN III: CƠ SỞ LÝ THUYẾT I-Bộ vi xử lý 8086 của intel 1.1- Tổng quan về 8086 Như chúng ta đã biết, bộ vi xử lý 8086 được giới thiệu năm 1978, là bộ vi xử lý 16 bit đầu tiên của Intel, mở đầu cho họ vi xử lý x86. Bên trong 8086 gồm 29000 transistor, được sản xuất bằng công nghệ NMOS hoặc CMOS với 3 phiên bản: 8086 hoạt động ở tần số 4,77MHZ; 8086-8 hoạt động ở tần số 8MHZ; 8086-10 hoạt động ở tần số 10MHZ 1.2 - Sơ đồ khối của 8086: 1.3 –Khối thực hiện lệnh (EU) Khối thực hiện (EU- Execution Unit) là nơi giả mã và thi hành các lệnh. EU bao gồm: Bộ xử lý số học và logic(ALU - Arithmatic Logiccal Unit) là nơi thưc hiện các lệnh số học và lệnh logic. Các thanh ghi 16 bit chứ toán hạng. Thanh ghi cờ F. Khối điều khiển (CU- Control unit). Có nhiệm vụ tạo ra các tín hiệu điều khiển các bộ phận bên trong và bên ngoài CPU. 1.4- Khối giao tiếp bus (BIU) Khối giao tiếp bus (BIU- Bus Interface Unit) có nhiệm vụ đẩm bảo việc trao đổi thong tin giữa 8086 với các linh kiện bên ngoài). BIU gồm : Một bộ cộng để tạo địa chỉ vật lý 20 bit từ các thanh ghi 16 bit. Bốn thanh ghi đoạn 16 bit gồm CS,DS,SS và ES để giúp 8086 truy cạp tới các đoạn trên bộ nhớ. Thanh ghi con trỏ lệnh IP. Mạch logic điều khiển có nhiệm vụ đảm bảo giao tiếp giữa 8086 với thiết bị bên ngoài. Hàng đợi lệnh có độ dài 6 byte là nơi chứa các mã lệnh đọc được nằm sẵn để chờ EU xử lý. 2- Các thanh ghi 2.1- Các thanh ghi đa năng. Bộ vi xử lý 8088 có 4 đoạn ghi đa năng 16 bit: AX, BX, CX, DX. Khi cần chứa dữ liệu 8 bit thì mỗi đoạn nghi này có thể tách ra thành hai đoạn ghi 8 bit cao và 8 bit thấp, đó là các cặp AH và AL, BH và BL, CH và CL, DH và DL. 2.2- Các thanh ghi đoạn Để quản lý các đoạn nhớ trên, bộ vi xử lý 8088 có 4 đoạn ghi đoạn xác định địa chỉ bắt đầu của 4 đoạn nhớ 64 KB: CS (Code Segment), DS (Data Segment), ES (Extra Segment), SS (Stack Segment). Địa chỉ vật lý = Nội dung thanh ghi đoạn * 16 + Nội dung thanh ghi đoạn. 2.3- Thanh ghi con trỏ và chỉ số. Bộ vi xử lý 8086 có 3 đoạn ghi con trỏ (IP, BP, SP) và 2 đoạn ghi chỉ số (SI, DI). Các đoạn ghi này ngầm định được sử dụng làm các đoạn ghi lệch cho các đoạn tương ứng. IP (Instruction Pointer), BP (Base Pointer ), SP (Stack Ponter), SI (Source Index): DI (Destinaton Index). 2.4- Thanh ghi cờ (Flag registor). Bên trong bộ vi xử lý 8088 có một đoạn ghi đặc biệt gọi là đoạn ghi cờ hay đoạn ghi trạng thái. Mỗi bit của đoạn ghi này được dùng để phản ánh một trạng thái nhất định của kết quả phép toán do ALU thực hiện hoặc một trạng thái hoạt động của CPU. Đoạn ghi cờ có 16 bit nhưng chỉ dùng hết 9 bit làm bit cờ. 2.5- Thanh ghi cờ (Flag registor). Bên trong bộ vi xử lý 8088 có một đoạn ghi đặc biệt gọi là đoạn ghi cờ hay đoạn ghi trạng thái. Mỗi bit của đoạn ghi này được dùng để phản ánh một trạng thái nhất định của kết quả phép toán do ALU thực hiện hoặc một trạng thái hoạt động của CPU. Đoạn ghi cờ có 16 bit nhưng chỉ dùng hết 9 bit làm bit cờ. Các bit cờ chia thành hai loại: Các cờ trạng thái: có 6 cờ trạng thái là C, P, A, Z, S và O. Các cờ trạng thái này được thiết lập bằng 1 hoặc xóa bằng 0 sau hầu hết các lệnh toán học và logic. C (Carry): cờ nhớ; P (Parity): cờ chẵn lẻ; A (Auxiliary): cờ nhớ phụ; Z (Zero): cờ rỗng,; S (Sign): cờ dấu; O (Overflow): cờ tràn, Các cờ điều khiển: có 3 cờ T, I, D. Các cờ này được thiết lập bằng 1 hoặc xóa bằng 0 thông qua các lệnh để điều khiển chế độ làm việc của bộ vi xử lý. T (Trap): cờ bẫy, I (Interrupt): cờ ngắt; D (Direction): cờ hướng. II . SƠ ĐỒ VÀ CHỨC NĂNG CỦA 8086 1-Sơ đồ của 8086 2-Chức năng của 8086 Vi xử lý 8086 được thiết kế để hoạt động một trong hai chế độ, tùy thuộc vào mức điện áp đặt ở chân số 33 (chân MN/MX): - chế độ tối thiểu (chế độ MIN) đươc thiết lập nếu điện áp ở chân số 33 ở mức 5V, là chế độ trong hệ thống chỉ có 8086 và các vi mạch nhớ , các vi mạch ghép nối vào /ra. Chế độ tối đa (chế độ MAX) được thiết lập nếu điện áp ở chân số 33 ở mức 0V, là chế độ áp dụng cho hệ thống đa xử lý, đồng xử lý (8086 và bộ đồng xử lý toán học 8087). * Các chân mang thông tin địa chỉ. -Vi xử lý 8086 có 20 đường địa chỉ từ A0 đến A19 tong đó 16 đường dây địa chỉ thấp từ A0 đến A15 được ghép kênh dữ liệu từ D0 đến D15 trên các chân từ AD0 đến AD15 ; còn 4 đường dây địa chỉ cao nhất từ A16 đến A19 được ghép kênh với tín hiệu trạng thái từ S3 đến S6 trên các chân A16/S3 đến A19/S6. * Các chân mang thông tin dữ liệu. Vi xử ly 8086 có 16 đường dây dữ liệu từ Do đến D15 được ghép kênh với 16 đường địa chỉ thấp từ D0 đến D15. Khi hoạt động ở chu kỳ bus dữ liệu thì các đường dây này mang thông tin về dữ liệu, là dữ liệu đọc ra hay vào bộ nhớ. *Các chân tín hiệu trang thái. - Bốn đường dây địa chỉ cao nhất từ A16 đến A19 của 8086 cũng được ghép kênh , nhưng trong trường hợp này nó được ghép kênh với các tín hiệu trạng thái từ S3 đén S6. Các bít trang thái này được đưa ra cùng thời điểm với các dữ liệu được truyền trên các chân AD0 đén AD15. - READY: Tín hiệu báo cho CPU biết tình trạng sẵn sàng của thiết bị ngoại vi hay bộ nhớ. Khi READY = 1 thì CPU thực hiện đọc/ghi dữ liệu mà không phải chèn thêm các chu kỳ đợi. Khi các thiết bị ngoại vi hay bộ nhớ cótốc độ chậm, chúng có thể đưa tin hiệu READY = 0 để báo cho CPU biết mà chờ chúng. Lúc này CPU tự kéo dài thời gian thực hiện đọc/ghi bằng cách chèn thêm các chu kỳ đợi. * Các chân tìn hiệu điều khiển. -ALE: [I] Address Latch Enable. Xung cho phép chốt địa chỉ. Khi ALE = 1 có nghĩa là trên các chân ghép kênh AD có địa chỉ của thiết bị vào/ra hoặc ônhớ. Khi CPU chấp nhận treo chân này không ở trạng thái trở kháng cao mà ALE = 0. -: [O] Data bus Enable. Kích hoạt các bộ đệm bus dữ liệu. -: Chọn bộ nhớ (= 0) hoặc thiếtbị vào/ra (= 1) làm việc với CPU. Khi đó trên bus địa chỉ sẽ có địa chỉ tương ứng của các thiết bị đó. Chân này ở trạng thái trở kháng cao khi CPU chấp nhận treo. -:[O] Data Transmit/Receive. Tín hiệu này cho biết bus dữ liệu đang vận chuyển dữ liệu vào CPU hay ra khỏi CPU. Tín hiệu này cũng dùng để điều khiển các bộ đệm 2 chiều của bus dữ liệu. -: Dùng để báo răng đang truy cập năng cao hay băng thấp của bộ nhớ -:[O] Read signal. Xung cho phép đọc. Khi RD = 0 thì bus dữ liệu nhận dữ liệu từ bộ nhớ hoặc thiết bị ngoại vi. Chân này ở trạng thái trở kháng cao khi CPU chấp nhận treo * Các chân tín hiệu ngắt: -INTR: [I] Interrupt request. Tín hiệu yêu cầu ngắt che được. Khi có yêu cầu ngắt (INTR = 1) mà cờ cho phép ngắt IF = 1 thì CPU kết thúc lệnh đang làm dở, sau đó đi vào chu kỳ chấp nhận ngắt và đưa ra bên ngoài tín hiệu INTA = 0. -:[I] Tín hiệu tại chân này được kiểm tra bởi lệnh WAIT. Khi CPU thực hiện lệnh WAIT mà lúc đó tín hiệu TEST = 1 thì nó sẽ chờ cho đến khi tín hiệu TEST = 0 thì mới thực hiện lệnh tiếp theo. -NMI: [I] None-Maskable Interrupt. Tín hiệu yêu cầu ngắt không che được. Tín hiệu này không bị khống chế bởi cờ IF và nó sẽ được CPU nhận biết bằng tác động của sườn lên của xung yêu cầu ngắt. Nhận được yêu cầu ngắt này (NMI = 1) CPU kết thúc lệnh đạng làm dở,sau đó chuyển sang thực hiện chương trình phục vụ ngắt kiểu INT2. -RESET: Dùng để thiết lập lại phần cứng cho CPU. Chuyển RESET xuống mức logic 0 dùng để khởi tạo các thanh ghi nội của vi xử lý và khởi tạo chương trình con phục vụ thiết lập hệ thống. *Các chân mang tín hiệu phục vụ DMA : Ở chế độ MIN của 8086 gồm hai tín hiệu HOLD và HLDA. Khi một thiết bị ngoài muốn giành quyền điều khiển bus hệ thống thực hiện truy cập bộ nhớ trực tiếp , nó báo yêu cầu này cho CPU bằng cách chuyển HOLD lên mức logic 1.Sau đó CPU chuyển sang trạng thái cô lập sau khi chu kỳ bus hiện tại thực hiện xong. Khi ở trạng thái cô lập, các đường dây tín hiệu AD0- AD15, A16/S3- A19/S6, BHE/S7, , , , và INTR. III-CÁC THIẾT BỊ NGOẠI VI 1. IC 8255A 1.1.1. sơ đồ chân Trên thị trường và nghiên cứu chúng ta chỉ nghiên cứu loại đóng gói dạng DIP 40 chân của IC 8255A: Các chân 14, 15, 16, 17, 13, 12, 11, 10: tương ứng theo thứ tự từ PC0 đến PC7. Đây là cổng giao tiếp dữ liệu 8 bít PC, khi cần thiết, nó có thể tách thành 2 phần PC cao từ bít PC7 đến PC4 và PC thấp từ bít PC0 đến PC3.Đặc biệt, hai phần này có thể hoạt động độc lập với nhau nếu cần Các chân 4, 3, 2, 1, 40, 39, 38, 37: tương ứng với cổng PA từ PA0 đến PA7. Đây là cổng giao tiếp dữ liệu 8 bit vào/ ra PA. Cổng này khác với cổng PC, nó không thể tách làm 2 độc lập với nhau được. Các chân từ 18 đến 25: tương ứng với cổng PB từ PB0 đến PB7 . Tương tự như cổng PA, cổng PB cũng có thể đưa dữ liệu 8 bít ra hoặc vào bằng cách thiết lập giá trị của thanh ghi điều khiển. Các chân từ 27 đến 34 : tương ứng theo thứ tự từ D7 đến D0 - Bus dữ liêu(2 chiều). Bus dữ liệu 2 chiều này được nối tới các tín hiệu tương ứng của vi xử lý để trao đổi dữ liệu vào/ra do chip 8086 xử lý Chân 35: là chân Reset - khởi tạo trạng thái ban đầu của IC 8255. Nếu đặt mức này lên mức 1 thì IC bị RESET lại từ đầu. Để mạch có thể chạy được, chúng ta phải đặt chân này về mức 0V – GND. Chân 6: chân /CS - Tín hiệu chọn vi mạch. Đây là tín hiệu tích cực ở mức thấp 0v, vì vậy chúng ta phải đặt chân này ở mức thấp để chọn IC 8255 hoạt động. Chân 5: chân /RD (Read)- là chân tín hiệu cho phép đọc. Chân 36: chân /WR(Write) – là chân tín hiệu cho phép ghi. Chân 9 và 8: tương ứng với chân tín hiệu địa chỉ A0 – A1, 2 chân này được nối với 2 bít được tách ra từ bộ tách địa chỉ của 8086, 2 chân này dùng để giải mã cho các cổng của 8255 với quy luật sau: + A1A0 là 00: mã hóa cho cổng PA + A1A0 là 01: mã hóa cho cổng PB + A1A0 là 10: mã hóa cho cổng PC + A1A0 là 11: mã hóa cho thanh ghi điều khiển Chính vì vậy, để chọn đúng vị trí cổng chúng ta phải đưa 2 bít bất kì được tách ra từ bộ tách tín hiệu địa chỉ sao cho 2 chân này cũng được mã hóa đúng như quy luật của A1, A0 trên 8255 1.1.2 chế độ hoạt động Tùy thuộc vào đoạn ghi điều khiển khi khởi tạo mà vi mạch có thể hoạt động ở các chế độ 0, 1, 2 khác nhau, chiều của các cổng A, B, C có thể ra hoặc vào. Thanh ghi điều khiển gồm có 8 bit, mỗi bít có các chức năng khác nhau : D7 D6 D5 D4 D3 D2 D1 D0 + Bit D6 và D5 dùng để chọn chế độ nhóm A Nếu D6 D5 là 00 thì chọn chế độ 0 Nếu D6 D5 là 01 thì chọn chế độ 1 Các trường hợp khác chọn chế độ 2 + Bít D4: chọn chiều cho cổng A Nếu D4=0: cổng A sẽ xuất dữ liệu ra. Nếu D4=1: cổng A sẽ nhận dự liệu bên ngoài vào + Bít D3: chọn chiều ra/vào cho 4 bit cao của cổng C Nếu D3=0 thì cho phép cổng C cao xuất dữ liệu ra Nếu D3=1 thì cho phép cổng C ca0 nhận dữ liệu + Bít D2: chọn chế độ nhóm B Nếu D2=0 thì chọn chế độ 0 Nếu D2=1 thì chọn chế độ 1 + Bít D1: chọn chiều ra/vào cho cổng B Nếu D1=0 thì cho phép cổng B xuất dữ liệu ra Nếu D1=1 thì cho phép cổng B nhận dữ liệu + Bít D0: chọn chiều ra/vào cho 4 bit thấp của cổng C Nếu D0=0 thì cho phép cổng C thấp xuất dữ liệu ra Nếu D0=1 thì cho phép cổng C thấp nhận dữ liệu VD: để chọn chọn chế độ nhóm A là chế độ 0, nhóm B là chế độ 0, cổng PA, PB xuất dữ liệu, cổng PC nhận dữ liệu , ta cài đặt thanh ghi điều khiển như sau: Mov al, 100010001B Out DK, al Chế độ 0: + các cổng A, B, C được sử dụng độc lập với nhau. + Cổng A, B, C có thể vào hoặc ra tùy vào đoạn ghi điều khiển Chế độ 1: chế độ này được gọi là chế độ vào/ra đột cửa hay đối thoại với các bit của cổng C. Các cổng A, B, C được chia thành 2 nhóm: + Nhóm A gồm cổng A để trao đổi dữ liệu và cổng C cao để đối thoại với vi xử lý và thiếu bị ngoài. + Nhóm B gồm cổng B để trao đổi dữ liệu và cổng C thấp để đối thoại với vi xử lý và thiếu bị ngoài IC giải mã địa chỉ 74273 2.2.1. Cấu tạo bên trong và chức năng các chân IC 74273 là IC số được tích hợp bởi 8 con flip-flop loại D lắp theo kiểu đồng bộ xung đồng hồ và chân clear. IC gồm có 20 chân trong đó: + Chân 20 nối với Vcc nằm ở dải 4,75 đến 5,25 Volt + Chân 10 nối với Mass + Chân 1 là chân C